BOM智能匹配样例
登录
免费注册
Datasheet 搜索
> 逻辑芯片 > NXP(恩智浦) > 74LV02PW Datasheet 文档
器件3D模型
¥ 0
74LV02PW 数据手册 - NXP(恩智浦)
制造商:
NXP(恩智浦)
分类:
逻辑芯片
封装:
TSSOP
描述:
四路2输入NOR门 Quad 2-input NOR gate
Pictures:
3D模型
符号图
焊盘图
引脚图
产品图
PDF文件:
74LV02PW 数据手册 (12 页)
引脚图
在
2 页
3 页
Hot
封装尺寸
在
7 页
8 页
9 页
典型应用电路图
在
2 页
74LV02PW 数据手册
暂未收录 74LV02PW 的数据手册
登录以发送补充文档请求
登 录
申请补充文档
74LV02PW 数据手册 (12 页)
查看文档
或点击图片查看大图
74LV02PW 技术参数、封装参数
类型
描述
安装方式
Surface Mount
引脚数
14 Pin
电源电压
5.00 V
封装
TSSOP
逻辑门数量
4 Gate
工作温度(Max)
125 ℃
工作温度(Min)
-40 ℃
查看数据手册 >
74LV02PW 外形尺寸、物理参数、其它
类型
描述
产品生命周期
Unknown
包装方式
Tube
高度
0.95 mm
查看数据手册 >
74LV02PW 符合标准
74LV02PW 数据手册
74LV02PW
数据手册
NXP(恩智浦)
12 页 / 0.07 MByte
74LV02PW
其他数据使用手册
NXP(恩智浦)
7 页 / 0.06 MByte
74LV02 数据手册
74LV02
PW,118
数据手册
NXP(恩智浦)
74LV02
PW,112
数据手册
NXP(恩智浦)
74LV02
PW,118
数据手册
Nexperia(安世)
逻辑门 QUAD TWO-INPUT NOR
74LV02
D,118
数据手册
Nexperia(安世)
逻辑门 QUAD 2-INPUT NOR
74LV02
D,112
数据手册
NXP(恩智浦)
74LV02
PW
数据手册
NXP(恩智浦)
四路2输入NOR门 Quad 2-input NOR gate
74LV02
D.112
数据手册
Nexperia(安世)
74LV02
BQ,115
数据手册
Nexperia(安世)
74LV02
D
数据手册
NXP(恩智浦)
四路2输入NOR门 Quad 2-input NOR gate
74LV02
D,112
数据手册
Nexperia(安世)
器件 Datasheet 文档搜索
搜索
示例:
STM32F103
器件加载中...
AiEMA 数据库涵盖高达 72,405,303 个元件的数据手册,每天更新 5,000 多个 PDF 文件
关联型号
热门型号
最新型号
06035C104KAT2A
TOP234YN
2N7002KT1G
TLV73333PDBVR
L298HN
SMAJ40CA
IRFP4568PBF
TLV62565DBVR
CL05A104KA5NNNC
更多热门型号文档
74F676SCX
74F676
74FCT16952ATPAG
74HCT173D,652
74HCT1G00GW.125
74LVC162244
74LVC162244ADGG:11
74LVC257APW,118
74LVC2GU04DBVTE4
MLE-110-01-G-DV-A-K-TR
BOM选型工具
智能匹配型号
推荐替代方案
预警生产风险
计算采购成本
上传BOM文件
文件格式:*.xlsx,*.xls,*csv
Gerber文件查看器
15秒快速建模
预览PCB成品
支持40种板层
预检生产问题
上传Gerber文件
支持标准RS-274X文件,接受zip、rar、7z