Datasheet 搜索 > 锁相环(PLLs) > Silicon Labs(芯科) > SI5324E-C-GMR 数据手册 > SI5324E-C-GMR 产品设计参考手册 1/182 页


¥ 15.05
SI5324E-C-GMR 产品设计参考手册 - Silicon Labs(芯科)
制造商:
Silicon Labs(芯科)
分类:
锁相环(PLLs)
封装:
QFN-36
描述:
时钟合成器/抖动清除器 Low Loop Bandwidth Any-Rate Precision Clock Multiplier/Jitter Attenuator 2 Inputs, 2 Outputs (2 kHz to 1.4 GHz)
Pictures:
3D模型
符号图
焊盘图
引脚图
产品图
页面导航:
典型应用电路图在P182
原理图在P16P17P18P19P20P21P22P23P24P25P26P27
焊盘布局在P166
型号编码规则在P107
功能描述在P37
技术参数、封装参数在P90P180
应用领域在P115
型号编号列表在P12P35
器件 Datasheet 文档搜索
AiEMA 数据库涵盖高达 72,405,303 个元件的数据手册,每天更新 5,000 多个 PDF 文件